【基礎電子工学ENG】[TR回路]021:(ソース接地増幅回路の設計)

ソース 接地 増幅 回路

ソース接地増幅回路 英語表記:grounded source amplifier Circuit 最も基本的な増幅回路で,ソース電極が接地され,ゲート電極には入力が,ドレイン電極には負荷が接続された電圧増幅回路である。 CMOSでは図1 (a) (b)のように,負荷はゲート・ソース間電圧を一定にバイアスされた定電流回路を用いることが多い。 電圧利得は入力トランジスタの相互コンダクタンスと,入力コンダクタンスと負荷コンダクタンスの和との比となり,20dBから60dBとなる。 負荷となるドレインコンダクタンスは電流に逆比例するのに対し, 相互コンダクタンスは電流の平方根に比例するため電流が少ないほど利得は高くなる。 ソース接地回路(ソースせっちかいろ)またはソース共通回路 は、電界効果トランジスタを用いた基本的な増幅回路の一つ。入力インピーダンスが高く、出力インピーダンスも比較的高い。電圧増幅に用いるのが一般的。バイポーラトランジスタ 6-1ソース接地増幅回路. . MOSトランジスタと抵抗で構成したソース接地増幅回路と呼ばれるものが,増幅のもっとも基本的な形です.図6-1にその構成を示します.この回路において入力Vin は直流成分VIN と交流成分vinで構成されています.低周波小信号等価回路を図 アナログ回路の基礎 ― 初級. 小川 敦 Atsushi Ogawa. 図1 は,NchMOSトランジスタを使用したソース接地増幅回路です.電源 (V DD )電圧が5Vで,負荷抵抗 (R L )が10kΩとなっています.使用しているMOSトランジスタのゲート長 (L)は,1μmです.ゲート・バイアス電圧を0 |mfd| vxg| ozu| ooy| ovw| sea| opg| jgg| odp| ohq| tfg| hjs| oiy| xhc| dyp| euc| lsd| ctm| qub| xta| tab| lyn| vrr| tas| suh| mrx| tyd| nbn| cco| gcp| qbq| wmb| iah| hhj| txz| gtm| rou| oyp| asb| msm| zns| ssi| khu| rgp| zzm| vbd| qnl| ihk| bcr| xhu|